
【电子科技大学】计算机组成原理 纪禄平
本课程共62集 翻译完 欢迎学习
课程列表
【第1集】1.1.1 计算机的基本概念 译
【第2集】1.1.2 计算机的主要特点 译
【第3集】1.1.3 计算机的常见类型 译
【第4集】1.2.1 冯诺依曼体系 译
【第5集】1.2.2 计算机的发展历程和趋势 译
【第6集】1.3.1 计算机的硬件系统结构模型(上) 译
【第7集】1.3.1 计算机的硬件系统结构模型(下) 译
【第8集】1.3.2 微机与小型机的硬件架构 译
【第9集】1.3.3 超级计算机(超算)的硬件架构 译
【第10集】1.3.4 多处理机系统的特点 译
【第11集】1.3.5 软硬件层次与逻辑等价性 译
【第12集】1.4.1 基本字长与CPU运算速度 译
【第13集】1.4.2 带宽与存储器容量 译
【第14集】2.1.1 数制及其相互转换 译
【第15集】2.1.2 原码反码和补码(上) 译
【第16集】2.1.2 原码反码和补码(下) 译
【第17集】2.1.3 原码补码转换及变补 译
【第18集】2.1.4 移码的表示规则 译
【第19集】2.1.5 数的定点表示法 译
【第20集】2.1.6 数的浮点表示原理 译
【第21集】2.1.7 浮点数的尾数规格化 译
【第22集】2.1.8 IEEE754格式的浮点数 译
【第23集】2.2.1 英文字符-ASCII码 译
【第24集】2.2.2 中文字符-汉字码 译
【第25集】2.3.1 移位操作 译
【第26集】2.3.2 数据的舍入与扩展 译
【第27集】2.3.3 存储模式与对齐 译
【第28集】2.4.1(1) 补码加减-运算与控制(上) 译
【第29集】2.4.1(1) 补码加减-运算与控制(下) 译
【第30集】2.4.1(2) 补码加减-溢出判断(上) 译
【第31集】2.4.1(2) 补码加减-溢出判断(下) 译
【第32集】2.4.2 原码加减 译
【第33集】2.4.3 标准移码的加减 译
【第34集】2.4.4.2 原码一位乘 译
【第35集】2.4.5 补码一位乘(Booth) 译
【第36集】2.4.6 补码不恢复余数除法(上) 译
【第37集】2.4.6 补码不恢复余数除法(下) 译
【第38集】2.4.7 非标准移码的加减 译
【第39集】2.4.8.1 浮点数的加减 译
【第40集】2.4.8.2 浮点数的加减举例 译
【第41集】2.4.9 浮点数的乘除 译
【第42集】2.5.1 奇偶校验 译
【第43集】2.5.2 海明校验(上) 译
【第44集】2.5.2 海明校验(下) 译
【第45集】2.5.3(1) 循环冗余校验CRC 译
【第46集】2.5.3(2) 循环冗余校验CRC-余数特性 译
【第47集】2.5.3(3) 循环冗余校验CRC 译
【第48集】3.1.1 基本结构模型 译
【第49集】3.1.2 运算与缓存部件 译
【第50集】3.1.3 数据寄存部件 译
【第51集】3.1.4 时序处理部件 译
【第52集】3.1.5 执行流程与控制 译
【第53集】3.1.6 外部连接与IO任务 译
【第54集】3.1.7 发展历程总览 译
【第55集】3.2.1 CISC与RISC指令集 译
【第56集】3.2.2 指令的一般格式(上) 译
【第57集】3.2.2 指令的一般格式(下) 译
【第58集】3.2.3.1 立即寻址、直接寻址 译
【第59集】3.2.3.2 间接寻址方式 译
【第60集】3.2.3.3 基址、变址寻址 译
【第61集】3.2.3.4 PC相对寻址、页面寻址 译
【第62集】3.2.4 指令的基本功能和类型(上) 译
【第63集】3.2.4 指令的基本功能和类型(下) 译
【第64集】3.3.1 加法单元 译
【第65集】3.3.2 串行、并行与分组进位逻辑 译
【第66集】3.3.3 运算器的组织模式 译
【第67集】3.5.1.1 MIPS32指令格式 译
【第68集】3.5.1.2 MIPS32寻址方式 译
【第69集】3.5.1.3 MIPS32指令的编码与功能(上) 译
【第70集】3.5.1.3 MIPS32指令的编码与功能(下) 译
【第71集】3.5.2.1 存储部件与运算部件(上) 译
【第72集】3.5.2.1 存储部件与运算部件(下) 译
【第73集】3.5.2.2 预处理与选择部件 译
【第74集】3.5.3.0 目标指令集 译
【第75集】3.5.3.1-1 取指令的数据通路 译
【第76集】3.5.3.1-2 R型运算指令的数据通路 译
【第77集】3.5.3.1-3 I型运算指令的数据通路 译
【第78集】3.5.3.1-4 I型访存指令的数据通路 译
【第79集】3.5.3.1-5 I型分支和J型j指令的数据通路 译
【第80集】3.5.3.1-7 数据通路集成整合 译
【第81集】3.5.3.2-1 组合逻辑与微程序控制方式(上) 译
【第82集】3.5.3.2-1 组合逻辑与微程序控制方式(下) 译
【第83集】3.5.3.2-2 控制信号的整理与编码 译
【第84集】3.5.3.2-3 控制系统的两级控制方案 译
【第85集】3.5.3.2-4(1) ALU控制器-输入输出 译
【第86集】3.5.3.2-4(2) ALU控制器-aluop编码(上) 译
【第87集】3.5.3.2-4(2) ALU控制器-aluop编码(下) 译
【第88集】3.5.3.2-4(3) ALU控制器-真值表 译
【第89集】3.5.3.2-4(4) ALU控制器-输出逻辑 译
【第90集】3.5.3.2-5 PCSrc控制器 译
【第91集】3.5.3.2-6(1) 主控单元-真值表 译
【第92集】3.5.3.2-6(2) 主控单元-输出逻辑 译
【第93集】3.5.5 指令的时间特性(上) 译
【第94集】3.5.5 指令的时间特性(下) 译
【第95集】3.6.1.1 流水线-概念与特点 译
【第96集】3.6.1.2 流水线-类型与性能指标 译
【第97集】3.6.1.3 流水线-超标量超流水 译
【第98集】3.6.2 SMT与多核技术 译
【第99集】4.1.1 三级存储体系 译
【第100集】4.1.2 物理与虚拟存储器 译
【第101集】4.1.3 存储器的类型 译
【第102集】4.1.4 存储器的速度指标 译
【第103集】4.2.1 RAM-静态存储原理(上) 译
【第104集】4.2.1 RAM-静态存储原理(下) 译
【第105集】4.2.2 RAM-动态存储原理(上) 译
【第106集】4.2.2 RAM-动态存储原理(下) 译
【第107集】4.2.3 RAM存储器介绍 译
【第108集】4.2.4 ROM存储器介绍 译
【第109集】4.3.1 存储器设计原则 译
【第110集】4.3.2.1 主存逻辑设计-例1(上) 译
【第111集】4.3.2.1 主存逻辑设计-例1(下) 译
【第112集】4.3.2.2 主存逻辑设计-例2 译
【第113集】4.3.3 主存的外部连接 译
【第114集】4.3.4.1 DRAM刷新-基本规则 译
【第115集】4.3.4.2 DRAM刷新-刷新周期安排 译
【第116集】4.4.1 存储介质与读写 译
【第117集】4.4.2 磁记录方式(上) 译
【第118集】4.4.2 磁记录方式(下) 译
【第119集】4.5.1 磁盘-基本结构 译
【第120集】4.5.2 磁盘-数据分布与寻址 译
【第121集】4.5.3 磁盘-技术指标与校验 译
【第122集】4.5.4 磁盘适配器 译
【第123集】4.6.1 光存储原理 译
【第124集】4.6.2 光盘存储器 译
【第125集】4.6.0 三级存储体系总述 译
【第126集】4.6.1.0 设置Cache的原因和目的 译
【第127集】4.6.1.1 直接映射方式 译
【第128集】4.6.1.2 全相联映射方式 译
【第129集】4.6.1.3 组相联映射方式(上) 译
【第130集】4.6.1.3 组相联映射方式(下) 译
【第131集】4.6.1.4 Cache替换与读写操作 译
【第132集】4.6.2.0 虚拟存储及地址映射 译
【第133集】4.6.2.1 页式 译
【第134集】4.6.2.2 段式 译
【第135集】4.6.2.3 段页式 译
【第136集】4.7.1 双端口存储器 译
【第137集】4.7.2 并行存储器 译
【第138集】4.7.3 联想存储器 译
【第139集】5.1.1 总线与接口概述 译
【第140集】5.1.2 接口的分类 译
【第141集】5.1.3 输入输出控制模式 译
【第142集】5.2.1 总线的特性与分类 译
【第143集】5.2.2 总线的技术标准 译
【第144集】5.2.3 总线设计要素(1)-带宽与传输模式 译
【第145集】5.2.3 总线设计要素(2)-控制方式 译
【第146集】5.2.3 总线设计要素(3)-仲裁方式 译
【第147集】5.2.4 PCI总线介绍 译
【第148集】5.3.1 IO控制模式总揽 译
【第149集】5.3.2 PIO方式及其接口模型(上) 译
【第150集】5.3.2 PIO方式及其接口模型(下) 译
【第151集】5.4.1.1 中断的基本概念与应用(上) 译
【第152集】5.4.1.1 中断的基本概念与应用(下) 译
【第153集】5.4.1.2 中断的软硬件组织与类型(上) 译
【第154集】5.4.1.2 中断的软硬件组织与类型(下) 译
【第155集】5.4.2.1 请求信号的提出与传递 译
【第156集】5.4.2.2 优先级的裁决方式(上) 译
【第157集】5.4.2.2 优先级的裁决方式(下) 译
【第158集】5.4.2.3 响应条件与入口地址(上) 译
【第159集】5.4.2.3 响应条件与入口地址(下) 译
【第160集】5.4.2.4 中断的处理过程(上) 译
【第161集】5.4.2.4 中断的处理过程(下) 译
【第162集】5.4.3.1 中断接口-结构模型 译
【第163集】5.4.3.2 中断接口-工作过程 译
【第164集】5.4.3.3 中断接口-设计举例(上) 译
【第165集】5.4.3.3 中断接口-设计举例(下) 译
【第166集】5.5.1 DMA的概念和特点(上) 译
【第167集】5.5.1 DMA的概念和特点(下) 译
【第168集】5.5.2 DMA控制器的连接方案(上) 译
【第169集】5.5.2 DMA控制器的连接方案(下) 译
【第170集】5.5.3 控制器的组成与传送过程 译
【第171集】5.5.4.1 DMA操作举例-磁盘读写 译
【第172集】5.5.4.2 DMA操作举例-磁盘读写 译
【第173集】5.6.1 IOP和PPU的技术背景 译
【第174集】5.6.2 通道对比(1)-选择型与多路型 译
【第175集】5.6.2 通道对比(2)-传输特性 译
【第176集】5.6.3.1 通道的内部逻辑(上) 译
【第177集】5.6.3.1 通道的内部逻辑(下) 译
【第178集】5.6.3.2 通道的工作流程(上) 译
【第179集】5.6.3.2 通道的工作流程(下) 译
【第180集】6.1 外围设备综述 译
【第181集】6.2.1 常见的键盘类型 译
【第182集】6.2.2 硬件扫描键盘 译
【第183集】6.2.3 软件扫描键盘 译
【第184集】6.3.1 显示成像相关概念(上) 译
【第185集】6.3.1 显示成像相关概念(下) 译
【第186集】6.3.2 显示方式与显存地址 译
【第187集】6.3.3 字符和图像的显示(上) 译
【第188集】6.3.3 字符和图像的显示(下) 译
【第189集】6.3.4 CRT与LCD显示器简介 译
【第190集】6.4 打印设备 译
查看全部课程
相关推荐