数字逻辑与集成电路设计(ASIC 设计)
本课程共2集 翻译完 欢迎学习
课程介绍:数字逻辑与集成电路设计是电子信息类、计算机类等专业重要的专业基础课程。本课程在传统<数字逻辑电路设计>课程内容的基础上,增加了由简单组合、时序数字电路模块搭建较复杂数字系统的EDA设计技术。本课程的学习旨在使学员能够:1.掌握数字逻辑电路的基本理论、分析设计方法,以及数字集成电路的设计、仿真验证和测试方法;2.在理解数字器件电路结构、可编程逻辑器件结构、集成电路芯片功能的基础上,掌握数字器件外部特性、逻辑关系的表征和描述方法以及逻辑化简和电路优化方法;3.同时了解简单RISC处理器的设计、应用方法,较熟练运用硬件描述语言描述数字电路系统,使用工具软件对数字电路系统进行设计、仿真和综合。
课程列表
【第1集】课程概要 译
【第2集】2.1 逻辑关系的描述方法 译
【第3集】2.2 逻辑函数化简 译
【第4集】2.3 反函数与对偶函数 译
【第5集】2.4 非完全描述逻辑函数及其化简 译
【第6集】3.1Verilog HDL描述的基本结构 译
【第7集】3.2 Verilog HDL中的常量、变量与数据类型 译
【第8集】3.3 Verilog HDL的赋值语句 译
【第9集】4.1 组合逻辑电路的分析设计 译
【第10集】4.1 组合逻辑电路的分析设计(上) 译
【第11集】4.1 组合逻辑电路的分析设计(下) 译
【第12集】4.1 组合逻辑电路的分析设计 译
【第13集】4.2 时序逻辑电路的分析设计 译
【第14集】4.2 时序逻辑电路的分析设计 译
【第15集】5.1 加法器与算术逻辑单元 译
【第16集】5.2 简化RISC处理器设计 译
【第17集】L.1 组合电路的HDL设计与实现(基础实验1) 译
【第18集】L.2 时序电路的HDL设计与实现(基础实验2) 译
【第19集】L.3 CPU芯片内数据通路的关键模块 译
【第20集】L.4 CPU芯片内数据通路的整合设计 译
【第21集】L.5 CPU芯片内控制器的设计与实现 译
【第22集】L.6 CPU芯片的整合设计与验证 译
【第23集】6.1 可编程逻辑器件 译
【第24集】6.2 现场可编程门阵列 译
查看全部课程
相关推荐